波谱学杂志 ›› 2019, Vol. 36 ›› Issue (1): 103-112.doi: 10.11938/cjmr20182644
余志辉1,2, 阎世栋1, 明刚1, 梅刚华1, 钟达1
YU Zhi-hui1,2, YAN Shi-dong1, MING Gang1, MEI Gang-hua1, ZHONG Da1
摘要: 在GPS驯服铷钟等相关应用领域中,小型化铷原子钟的频率调节精度是一项重要性能指标.该性能一般由铷钟整机系统中倍频综合器的数字锁相环(PLL)分辨率决定.目前作者所在的课题组研制了一款小型化高性能铷原子钟,具有良好的稳定度指标,但其频率调节无法满足高精度的需求.针对这一问题,本文对原小型化铷原子钟的倍频综合电路进行了分析研究和改进设计,基于一款高精度直接数字频率合成器(DDS)芯片设计了一种小数倍频综合电路,在保证小型化铷原子钟仍具有高稳定度指标的同时,实现了其高精度频率调节的功能.
中图分类号: